在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: xjj0914

[求助] AGC稳定性问题

[复制链接]
 楼主| 发表于 2013-10-23 08:38:05 | 显示全部楼层
回复 10# vdslafe


    是的,VC是反馈信号,那我放AGC环路的阶跃响应,那阶跃信号是加在哪一端口?(输入信号端还是VC控制电压端)
发表于 2013-10-23 09:30:49 | 显示全部楼层
你可以在AGC loop 里面加一个impulse 激励。 比如说输入端。
 楼主| 发表于 2013-10-23 15:53:03 | 显示全部楼层
回复 12# vdslafe


    那另一端怎么接,接共模电平吗?
发表于 2013-10-23 16:06:44 | 显示全部楼层
接整个回路。
 楼主| 发表于 2013-10-23 17:13:01 | 显示全部楼层
回复 14# vdslafe


    不好意思,我还是没弄明白你的意思。我的AGC系统架构如下: 输入端Vin为一差分信号,一个输入端接阶跃信号,那另一端接整个回路,怎么接?




发表于 2013-10-24 01:46:17 | 显示全部楼层
不是有一堆逻辑接在比较器输出和VC之间么?
 楼主| 发表于 2013-10-24 18:39:01 | 显示全部楼层
回复 16# vdslafe


    我的AGC为差分信号,一个正输入端,一个负输入端。
 楼主| 发表于 2013-10-24 18:48:05 | 显示全部楼层
本帖最后由 xjj0914 于 2013-10-24 18:50 编辑

回复 16# vdslafe


    我的AGC架构如图所示,仿真阶跃响应是,输入端都怎么设置?谢谢

                               
登录/注册后可看大图
发表于 2014-5-30 13:09:14 | 显示全部楼层
来学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 17:02 , Processed in 0.033064 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表