在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2216|回复: 7

[求助] PR在哪一步中保证clock的驱动能力够强?

[复制链接]
发表于 2013-9-10 14:05:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 nicholas08 于 2013-9-10 14:06 编辑

是在CTS的时候设置吗?
哪些指标可以看出clock驱动能力够?

analog还可以用spectre仿了看看。

多谢
发表于 2013-9-10 16:43:37 | 显示全部楼层
数字的PR的话,应该就是CTS阶段设置了。
你可以在ctstch file当中自定义需要哪些buffer 或者inverter来做tree。
 楼主| 发表于 2013-9-10 19:47:48 | 显示全部楼层
回复 2# clfsy


    只需要设置使用什么样的buffer和inv吗?
发表于 2013-9-11 16:09:32 | 显示全部楼层
回复 3# nicholas08

当然还要看transition了
 楼主| 发表于 2013-9-12 08:16:53 | 显示全部楼层
回复 4# damonzhao


    照这么说的话,pt的时候应该看得出来啊。
现在pt全部clean,但怀疑就是clock驱动能力不够。
发表于 2013-9-12 09:41:39 | 显示全部楼层
回复 5# nicholas08

你说的pt clean包括clock tran clean?
看clock tran就用   report_clock_trans 报下
 楼主| 发表于 2013-9-12 13:51:43 | 显示全部楼层
回复 6# angangang3484


    当然包括啦。
所以才奇怪。
发表于 2013-9-12 20:56:00 | 显示全部楼层
回复 7# nicholas08


   pt都说clean了,找你们这款芯片的能拍板的人拍个板,那你就可以放心了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-26 05:17 , Processed in 0.020546 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表