在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: qiaoxiaodao

[讨论] 高精度(20位以上)sigma delta modulator的谐波失真

[复制链接]
发表于 2017-1-13 17:50:01 | 显示全部楼层
弱弱的请教一下大家,现在我要准备做一个20位的Sigma Delta ADC 。现在我在还没有查到相关的文献,请问大家可以在哪里查阅相关的文献啊?感激不尽
发表于 2020-3-23 17:15:24 | 显示全部楼层
search data here ~!!
发表于 2021-1-27 13:45:08 | 显示全部楼层
请问a1、a2、a3、b4的叠加是无源实现的吗?不然还是有摆幅的问题,请问无源怎么叠加
发表于 2021-1-27 13:46:58 | 显示全部楼层


bananawolf 发表于 2013-9-4 01:38
1. 使用多比特量化器,20bit以上都是高osr,dac上用类似dwa的方法消除dac非线性。
2. 测试时输入信号低频高 ...


请问是否引入时序问题,怎么推导,是z变换的模型吗?
发表于 2022-3-21 21:54:19 | 显示全部楼层


xiaoqin0329 发表于 2016-3-3 12:28
回复 27# 一客听琴


大佬3次谐波解决了吗,我也遇到了这个问题!
发表于 2022-4-13 16:37:44 | 显示全部楼层
谢谢
发表于 2022-8-7 22:08:28 | 显示全部楼层
同样在用CIFF 1bit 结构。现在也碰到三次谐波严重影响 SNDR 的问题了... 测试了运放的非线性增益,理论上都是够用的啊。输入开关也用的自举开关,有THD=-120dB。但测出来三次谐波就很大(100dB,甚至有的corner 只有 80dB)到底如何优化呢?
发表于 2023-4-4 20:22:12 | 显示全部楼层
只说第二点,我认为在仿真时三次谐波是一定要进带内的,这样才有参考意义。
发表于 2023-10-9 16:33:02 | 显示全部楼层


萍萍可以不吃馕 发表于 2017-1-13 17:50
弱弱的请教一下大家,现在我要准备做一个20位的Sigma Delta ADC 。现在我在还没有查到相关的文献,请问大家 ...


请问你的20位以上做出来了吗,我为什么调不上去,这是我qq:1140389898,希望加一下相互学习
发表于 2024-7-9 16:33:10 | 显示全部楼层


Rabbit_CHAN 发表于 2022-8-7 22:08
同样在用CIFF 1bit 结构。现在也碰到三次谐波严重影响 SNDR 的问题了... 测试了运放的非线性增益,理论上都 ...


你好,我也在做这个结构,也遇到了类似的问题,请问有什么好的解决方法吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 23:59 , Processed in 0.029972 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表