在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5557|回复: 4

[求助] 求大神指导如何在时序仿真中查看内部信号

[复制链接]
发表于 2013-8-21 11:19:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 janstina 于 2013-8-21 11:22 编辑

在testbench里面用层次化调用的方法,可以查看内部的寄存器。如:testbench模块名是simTop,顶层模块名是Top,内部待观察的信号名是data(设8位),那么只要在testbench里面写一句:wire [7:0]  testdata=simTop.Top.data即可。我照这样做了之后发现分析综合都没问题,但是在Modelsim仿真的时候出现加载错误的情况。

按照这种方法在modelsim仿真时出现了这样的错误:
Unresolved reference to 'R6' in fft_demo_m.fft_demo.R6.
#         Region: /fft_demo_m
This or another usage of 'fft_demo_m.fft_demo.f_I1_wren' inconsistent with 'module' object.

fft_demo_m是testbench模块名,fft_demo顶层模块名。

上面的错误分别对应这两句程序:
  wire [31:0]m_R6=fft_demo_m.fft_demo.R6;

  wire m_f_I1_wren=fft_demo_m.fft_demo.f_I1_wren;
请问是什么原因呢?谢谢!
发表于 2013-8-21 22:58:05 | 显示全部楼层
时序仿真的对象是网表,一般来说网表里面的信号名和代码里面的信号名都会有一定差异的,实际你要追的是网表的代码,而不能根据RTL代码去寻找需要观察的信号。
 楼主| 发表于 2013-8-22 10:55:54 | 显示全部楼层
回复 2# gaurson

http://bbs.eetop.cn/viewthread.php?tid=338665&highlight=%CA%B1%D0%F2%B7%C2%D5%E6%2B%C4%DA%B2%BF%D0%C5%BA%C5我是看这个帖子,按照第二种方法做的,你说的是不是就是第一种方法还是别的?我很抱歉自己知道的太少了
发表于 2013-8-22 12:00:09 | 显示全部楼层
需要使用例化名才可以
发表于 2013-8-22 14:11:02 | 显示全部楼层
没定义吧。
把R6当线网引出来吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 07:42 , Processed in 0.025063 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表