|

楼主 |
发表于 2013-6-7 17:10:17
|
显示全部楼层
回复 4# mcgrady
首先谢谢你们的回复!整个的PLL的架构如下图:参考频率是1M的,PFD用的是无死区的;电荷泵是用的自举结构电流为20.55uA; VCO 的增益kvco=23.57M/V; 分频器中的预分频部分用的是16/17分频,高速部分是用SCML结构跟8选1的选择器构成脉冲吞吐结构,低频部分是用数字做的,总的分频比为2442;滤波器用的是三阶无源滤波器,结构及参数也一并附上如下R1=2.9353M, C1=2.3722p, C2=0.10651P, R3=2.5943M, C3=87.141f:VCO的仿真数据也一并附上:
vco数据
在混合仿真时已经选定到1010的子带,但是最终vco的控制电压却在0.2~1.6之间来回变化,没有锁定在2442的频率处,请各位大神多多指导,感激不尽!!!! |
|