在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: windzjy

关于fifo深度问题

[复制链接]
发表于 2011-10-29 10:55:23 | 显示全部楼层
受益,谢谢了。。。
发表于 2011-11-5 08:11:30 | 显示全部楼层
找了好久的关于fifo的深度,终于明白这个问题了
发表于 2011-11-16 09:15:10 | 显示全部楼层
经典问题,支持
发表于 2012-9-9 15:19:22 | 显示全部楼层
版主解释很清楚,收获太大了,谢谢!
发表于 2013-1-17 10:22:55 | 显示全部楼层
fifo用的浅还没有遇到该问题,故学习
发表于 2013-1-30 23:33:28 | 显示全部楼层
什么叫背靠背啊?
发表于 2013-2-5 17:24:20 | 显示全部楼层
感謝分享, 這在設計是應該是很常遇到的問題, 尤其是crossing clock間的資料傳遞上
发表于 2013-2-25 18:07:05 | 显示全部楼层
这个帖子不错
发表于 2013-2-26 17:28:46 | 显示全部楼层
fifo_depth = burst_length - burst_length * (X/Y) * (r_clk/w_clk)公式是对的。
发表于 2013-5-10 09:16:48 | 显示全部楼层
在一些论坛上看过这个,个人觉得提出的假设有点不能让人理解,100个clock进40个数据,这个40个数据具体指的是什么,40个bit的数据还是40个bus宽度的数据?而且假如输入带宽低于输出带宽,那又该如何计算?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 14:03 , Processed in 0.025926 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表