在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4663|回复: 3

[求助] ISE PAR后Maximum frequency 的问题,求帮助

[复制链接]
发表于 2013-5-3 14:11:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
求助各位高手们,我现在模块逻辑工作的时钟频率为153.6M,这个时钟是由245.76M的时钟输入DCM,然后分频得到。但是我在PAR(ISE版本为14.2)后,给出的Maximum frequency 为144M(减少chipsope信号数量和深度可以提高到170多M),下板(片子为xilinx的K7系列)后抓数据偶尔对偶尔错,请问只是时钟达不到要求的原因吗,如果是我要怎么解决这个问题呢?(ps:原先模块逻辑工作的时钟频率为78M时没出现这种情况,逻辑功能都很正常)
发表于 2013-5-3 15:20:41 | 显示全部楼层
回复 1# yujiexie


    看你的描述,应该就是时钟达不到要求,寄存器的建立/保持时间不满足造成的。
    解决办法:1.添加时序约束;
                        2.par完成后,查看时序违例的路径;
                        3.可以通过拆分大的组合逻辑,添加流水,寄存器复制降低端口散出等方式优化时序;
   如果造成时序违例的路径是由于Chipscope的深度和宽度,那就只能降低chipscope的采样深度或者采样数据的位宽了。
 楼主| 发表于 2013-5-3 16:33:11 | 显示全部楼层
回复 2# 挂在天边的鱼
谢谢高手!!我也发现我把chipscope的深度和位宽什么的改小,PAR出来的时钟就上去了。今天还做了个实验,不加cdc,PAR出来的最高频率是660多M,看样子是chipscope的问题了~谢谢啦
发表于 2016-5-17 15:48:09 | 显示全部楼层
THANK YOU
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-14 15:41 , Processed in 0.020896 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表