在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4120|回复: 4

[求助] 在Candence中对电路进行仿真时显示不了输出波形

[复制链接]
发表于 2013-3-16 16:54:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在Candence中对电路进行仿真时显示不了输出波形,错误提示是这样的:
   Fatal error found by spectre during topology check.
   Fatal: the following braches form a loop of rigid branches (shorts) when added to the circuit.
              V1:p(from D to 0)
              V0:p(from vdd! to 0)
       我甚是不能理解这是什么意思,请各位同行帮忙看看,谢谢!
发表于 2013-4-7 10:46:14 | 显示全部楼层
回复 1# 竹子心


   

原因是使用了公共电源,就是接vdd的恒压源不止一个,由于对每个放大器都是单独测试的,所以在封装成器件后每个里面都有一个接公共电源的恒压源,所以在同时对多个模块进行仿真时会报错

 楼主| 发表于 2013-4-8 19:39:15 | 显示全部楼层
回复 2# qisali


    谢谢,这个问题终于解决了。
 楼主| 发表于 2013-4-8 19:39:21 | 显示全部楼层
回复 2# qisali


    谢谢,这个问题终于解决了。
发表于 2024-1-3 09:42:43 | 显示全部楼层
请问如何解决的?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 08:36 , Processed in 0.017864 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表