在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: mouseliu

[原创] 12bit 100MHz pipelined ADC设计直播

[复制链接]
发表于 2013-1-22 20:33:23 | 显示全部楼层
关注,Mark!
发表于 2013-3-21 11:20:33 | 显示全部楼层
期待楼主继续……
发表于 2013-3-21 17:53:41 | 显示全部楼层
先赞一下LZ,很好的帖子

有几个问题讨论一下

在计算MDAC opamp gain的时候 beta是什么东西
没看懂

你算opamp的GBW的公式有问题
settling time是跟 gain没有关系的
而且你估计的slew time只占20% settling time明显估计不足
我的经验的大部分,>50%的settling time都是slew

noise的计算:
之前看过一篇讲switch opamp noise的paper
在这种电路中,最终dominant的很可能是switch产生的noise

DNL的计算没看懂
能给个reference么?或者详细解释一下

谢谢!
发表于 2013-3-22 13:22:49 | 显示全部楼层




    看了大侠的分析觉得第二种说法更有道理,若按照第一种说法,则MDAC5的精度要求将大于MDAC1。
发表于 2013-3-22 21:41:49 | 显示全部楼层
reference没这么复杂,用大电容一样做。source follower当然也可以。
电容mismatch没这么重要,
高gain op有好几种做法,两级运放必须的
楼主应该先研究下各家的手册,多看看应用文档和测试结果
发表于 2013-3-22 21:48:47 | 显示全部楼层
前面有人说slew要占50%,这是不对的
slew越少越好,否则spur多到无法想
发表于 2013-3-23 16:33:30 | 显示全部楼层
回复 105# oreland93
slew跟spur有什么关系?求解
发表于 2013-3-23 23:31:08 | 显示全部楼层


回复  半支烟

额,可以介绍相互学习一下么?
幸福的小彬 发表于 2013-1-22 17:49




    站内信联系方式
发表于 2013-3-24 12:34:12 | 显示全部楼层
计算的时候没有考虑Non-overlap time,slew rate时间20%,具体设计的时候需要根据实际情况微调。

我想问一个问题:
slew time 和settling time 在波形仿真中是如何划分的?也就是他们的过渡点应该选择在哪里?评价标准是什么?
发表于 2013-4-10 16:20:51 | 显示全部楼层
不错,看看有没有继续
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 07:22 , Processed in 0.021310 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表