在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: weidianwj

[讨论] 为什么两级运放第一级输入对管用PMOS更好?

[复制链接]
发表于 2012-11-13 18:09:41 | 显示全部楼层
第一次知道还有这个的。 设计时没怎么考虑
 楼主| 发表于 2012-11-15 15:18:20 | 显示全部楼层
回复 9# selfsalvation04


    ken martin的书里讲运放的那一章说的,你在论坛上一搜就有
发表于 2012-11-15 20:00:39 | 显示全部楼层
因为PMOS用的是独立的Nwell,比nmos管的vth更加稳定。衬底效应轻。
发表于 2012-11-18 00:06:22 | 显示全部楼层
回复 12# weidianwj


   好的 ,谢谢啦
发表于 2012-11-29 13:12:39 | 显示全部楼层




   同意~~~采用N阱工艺,所有NMOS共用一个衬底,接在系统最低电位,PMOS可以做在各自的阱里,当然也可以做在同一个N阱里,这就允许将PMOS管的body和Source连在一起,减小/消除衬底偏压效应,稳定阈值电压Vth。特别是对差分输入对管进行处理,会好点。
发表于 2012-11-29 14:52:19 | 显示全部楼层
同意太阳君~不过输入极用NorP首要看你前级的直流电平吧~其次考虑匹配和噪声~SR GBW Power都是最后折衷的~还有就是差分输入级GR都要打两圈(多子+少子)~所以Vth都要做到稳定才敢用~
发表于 2012-12-2 21:35:46 | 显示全部楼层
学习学习!
发表于 2012-12-2 22:52:55 | 显示全部楼层
必须顶起!!!
发表于 2012-12-3 20:49:41 | 显示全部楼层
我用p管做输入对的考虑就是 1/f 噪音会小一些
发表于 2012-12-3 23:20:55 | 显示全部楼层
能否从noise的角度理解?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 22:47 , Processed in 0.021683 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表