在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12976|回复: 24

[原创] 后端面试--每日一题(086)

[复制链接]
发表于 2012-11-6 12:00:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Why are most interrupts/reset active low?

为什么大多数的中断和reset是低电平有效?


难度:2
发表于 2012-11-7 12:23:22 | 显示全部楼层
因为这些信号的fanout特别大,我猜是因为nmos的电迁移率比pmos大,同尺寸时,nmos下拉能力比pmos的上拉能力强,可以更快完成transition吧
发表于 2012-11-7 19:36:18 | 显示全部楼层
一方面这些信号连接的单元比较多, 所以要求它的质量比较好, 不希望它有毛刺干扰什么的 地通常Noise比较小. NMOS的drive能力也比较好,当然你可以把PMOS也做的很大. 
发表于 2012-11-8 00:10:29 | 显示全部楼层
reset拉高可以看成给一个大电容充电,reset拉低可以看成大电容放电,因为功率的限制,充电一定会比放电慢,如果是高电平reset或中断,很可能出现reset或中断没有及时处理的情况,这样在某些特殊情况下,比如说突然断电,会造成程序出错跑飞,系统却还没有中断,从而造成数据写入错误。所以一般都会选择低电平触发!
发表于 2012-11-8 12:04:57 | 显示全部楼层
为啥说功率的原因导致放电比充电快? 不是很明白, 充电和放电不能做成Balanced的么? 没有及时处理那也是因为时序没考虑好吧, 请详细分析一下.
发表于 2012-11-8 13:48:22 | 显示全部楼层
本帖最后由 sjtusonic 于 2012-11-8 13:49 编辑

回复 1# 陈涛


    地比电源的优越,波动小:
原因:
1-地网络/地平面最大,数字/模拟地也近似于相接,reset接上去之后不会造成电压升。
2-各个电压域的VDD电平各不相同,而VSS电平均是0
3-另外,在板级调试芯片中,如果你想reset一个3.3V的芯片,你在pcb上是找个3.3V信号接上方便呢?还是找个地信号方便?
发表于 2012-11-8 15:06:02 | 显示全部楼层
回复 5# yohuang


    假如说对数字的供电是由模拟LDO提供的,那么LDO所能提供的最大功率就是限制死的,也就是说对应于相同的负载,驱动电流不可能无限大,但是对于电容对地放电则不同,这个本身不需要驱动,只要有泄流通路,电流可以很大。


   我之所以这么说,是因为我们曾经遇到一个问题,接触式的卡,使用的虽然是下拉reset,但是在退卡的瞬间,本来已经被下拉的reset又因为内部的电容提供的电位被拉成了高,于是数字重新启动,乱擦写了flash。

  所以,我觉得如果reset本身的速度过慢,在频率很高的芯片里,可能会产生问题。
发表于 2012-11-8 15:52:54 | 显示全部楼层
模拟上电电路决定
发表于 2013-8-5 22:32:50 | 显示全部楼层
低电平有效时,导通的是PMOS,而不是NMOS,所以这与迁移率没有关系吧
发表于 2013-8-20 17:19:25 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-17 21:38 , Processed in 0.117159 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表