在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7140|回复: 16

[讨论] PLL jitter 测试过大,如何优化?

[复制链接]
发表于 2012-9-26 10:43:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
charge pump PLL
LPF 就是简单的二阶滤波器。
基本的功能都正常,但是就是jitter有点大,特别是环路工作在低频段。
求各位大侠指导。
另外,还有一个奇怪现象就是片子测试后放置一段时间后再次测试,出来的频率整体偏大,而且是前期测试的时间越长的出来的频率偏离理想值越大。
发表于 2012-9-26 11:34:29 | 显示全部楼层
第一个问题也太大了,让人没法回答。
发表于 2012-9-26 23:11:11 | 显示全部楼层
问题描述不清楚,没有具体点的测试结果。无法回答
发表于 2012-9-27 13:43:28 | 显示全部楼层
要有实际测试结果才能分析的嘛
发表于 2012-9-27 15:33:12 | 显示全部楼层
笼统。。。
发表于 2012-9-27 16:07:30 | 显示全部楼层
回复 1# phlies


  工作在低频段什么意思?是说输出频率低么?那参考频率有变么?
jitter大 指的是 jitter in time 还是 jitter in UI?
发表于 2012-9-28 15:19:09 | 显示全部楼层
這問題很難
发表于 2012-10-5 17:47:09 | 显示全部楼层
测出来的jitter大,首先假定是ring pll,则在低频端测出来的jitter大恨容易解释就LPF的输出电压接近
V2I电路的输入管的vth值,测得越久频偏越大可以认为是vth在略微升高。

pll输出频率高点会好点,利用分频器输出,这样的话vco输出的频率高
发表于 2012-10-6 12:04:27 | 显示全部楼层
最好把问题描述清楚些,别人好帮你。。。
 楼主| 发表于 2012-10-11 09:15:19 | 显示全部楼层
jitter_trend.JPG
各位大侠,
帮我看看
jitter_trend.JPG
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-6 17:23 , Processed in 0.031376 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表