在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3295|回复: 1

[求助] Altera clock mux一问

[复制链接]
发表于 2012-7-29 17:00:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Altera FPGA 采用 PLL,输出5个时钟c0/c1/c2/c3/c4
想用clk_sel[2:0]来选择其中的一路clock, 作为子模块的时钟。

请问要如何处理?
可以直接用 clk = clk_sel[2:0]==3'b000? c0:
                        clk_sel[2:0]==3'b001? c1:
                        clk_sel[2:0]==3'b010? c2:
                        clk_sel[2:0]==3'b011? c3:
                        clk_sel[2:0]==3'b111? c4;
吗?  quartus会自动将clk 定义到时钟网络上?

xilinx应该是不允许使用组合逻辑的,必须用BUFGMUX来选择。
Altera应该如何做呢?

请Altera达人帮忙解惑一下,谢谢!
发表于 2012-7-29 20:16:05 | 显示全部楼层
如果你想在工作时实时切换,就有点麻烦。没有这个要求的话代码直接这样写就可以了,如果综合出来全局时钟不符合你的要求,就在Assignment Editor里对clk节点作全局时钟的手动定义。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-22 13:25 , Processed in 0.028413 second(s), 24 queries , Gzip On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表