在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3522|回复: 3

[求助] 【求助】xilinxFPGA利用IP核建立DDS模块,其输出波形每周期点数怎么控制

[复制链接]
发表于 2012-7-5 19:59:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
新手刚刚开始学习FPGA,开始做关于DDS的设计,遇到一些问题,请教各位大侠,非常感谢。
我知道频率的控制的公式,关于输出波形每周期点数怎么控制呢?
我的理解是与累加器每次累加数目数目也就是频率控制字K有关,如果累加器字长设为N,频率控制字为K,则输出波形每周期点数是2的N次幂除以K,这样对吗?要是这样对的话,由于输出频率fout=fclk*K/(2的N次方),则每周期点数应该就是fclk/fout吧?
不知道这样的理解对不对……
还有利用IP核建立DDS模块时,选择了data[n-1:0],这个n应该就是累加器字长吧?
发表于 2012-7-7 01:33:13 | 显示全部楼层
我觉得是对的~

点数是那么多fclk/fout,只是由于rom表的宽度一般比N小,当K较小时(fout较低时)重复的点值较多,当K较大时(fout较高时),点值跳跃较多
 楼主| 发表于 2012-7-11 17:14:13 | 显示全部楼层
回复 2# hua2011sz


    非常感谢啊,过了好久才注意到你的回复
发表于 2014-7-5 00:29:51 | 显示全部楼层
Good information
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-22 11:11 , Processed in 0.017648 second(s), 12 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表