在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4174|回复: 9

[讨论] ★★★后端如何保证由寄存器送出的分频时钟,满足jitter要求?★★★

[复制链接]
发表于 2012-6-26 16:23:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,大家能否讨论一下
如果不作任何处理的话,送出30MHz的时钟,会引入500ps以上的clock jitter,而内部pll的clock jitter也就在10ps左右。
时钟由分频器送出,是否可以在综合时设置duty cycle的限制,来确保jitter满足一定要求?
发表于 2012-6-26 21:57:55 | 显示全部楼层
很慢啊,没关系 啊
发表于 2012-6-26 22:08:08 | 显示全部楼层
一般用uncertainty
 楼主| 发表于 2012-6-27 14:45:40 | 显示全部楼层
回复 2# icfbicfb
外部芯片将这个clock作为自己PLL的输入时钟,jitter要求是<400ps
发表于 2012-6-27 15:39:21 | 显示全部楼层
没有太好的约束可以保证jitter的要求

1)尽量缩短 内部pll =》分频器 =》时钟输出端 的物理距离和delay
2)选用上下沿对称的CK*单元
 楼主| 发表于 2012-6-28 10:00:56 | 显示全部楼层
回复 6# 陈涛
是否可以设定duty cycle相关的约束来满足jitter要求?
发表于 2012-6-28 10:37:09 | 显示全部楼层
举个例子来看看
发表于 2012-8-22 09:44:22 | 显示全部楼层
回复 6# 陈涛


    CLK CELL对减小电压噪声引起的jitter有何帮助?
发表于 2012-8-22 10:21:33 | 显示全部楼层
回复 7# sycolegend


    min_pulse_width/max_pulse_width
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 10:16 , Processed in 0.025023 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表