在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 58860|回复: 135

讨论一下今年威盛analog designer笔试的最后一题

[复制链接]
发表于 2007-10-28 23:17:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
让求一个两极运放的PSRR的传输函数,我当时没答上来。
我看了一下书,艾伦那本书上讲过,但推导比较复杂:先画出小信号等效电路,再写出传输函数,
最后还得对这个传输函数求解,才能得出PSRR的传输函数来。
有没有比较简单一点的推导方法呢?或者对这个传输函数有没有直观一点的理解呢,也便于记忆啊
请高手指点。
发表于 2007-10-29 16:02:31 | 显示全部楼层
大概相当于3级的DC增益
发表于 2007-10-29 18:26:26 | 显示全部楼层
能不能把题目发上来呀,有图的话最好
发表于 2007-10-29 19:27:38 | 显示全部楼层
谢谢分享~~
发表于 2007-10-29 22:11:58 | 显示全部楼层
看来是比较复杂
发表于 2007-10-30 13:29:17 | 显示全部楼层
图呢?看图!
发表于 2007-10-30 16:03:51 | 显示全部楼层

我是这样理解的

以allen书上288页的图为例(也就是最基本2级运放)

第一级用Razavi书上分析PSRR的方法,第一级输出和Vdd的变化是同步的,Vdd/Vout1为1

再看第2级,第2级的输入管gate 为Vout1,Soure为Vdd,即Vgs不随Vdd变话,gmVgs电流没变化
则Vdd对第2级的影响简化为2个mos管的电阻的问题

即Vout2/Vdd=ro7/(ro6+ro7)
低频时,PSRR+=Av(0)*(ro6+ro7)/r07

和allen书上结果是一样的

:)
发表于 2007-11-1 12:46:03 | 显示全部楼层
虽然你说的笔试题我没看到,但是大体了解,推荐片IEEE paper,讲LDO的psrr的,其实也就是多级op的psrr,附件给你,希望会对大家学习有帮助。

Title: Analysis and Design of Monolithic, High PSR, Linear Regulators for SoC Applications

H-psr-regulator.pdf

365.72 KB, 下载次数: 1497 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2007-11-1 21:42:45 | 显示全部楼层
我用berkeley书上的方法作的,比其它的方法简练
发表于 2007-11-2 16:16:01 | 显示全部楼层


原帖由 scutlan 于 2007-10-30 16:03 发表
以allen书上288页的图为例(也就是最基本2级运放)

第一级用Razavi书上分析PSRR的方法,第一级输出和Vdd的变化是同步的,Vdd/Vout1为1

再看第2级,第2级的输入管gate 为Vout1,Soure为Vdd,即Vgs不随Vdd变 ...




if ignoring all the capacitance, the result is right, however,

I think it is not so useful for real design..
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 09:06 , Processed in 0.027138 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表