在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3408|回复: 12

[求助] 求助 啊

[复制链接]
发表于 2012-6-14 22:02:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
`timescale 1ms /100psmodule trafficlight(clock);        output clock;        reg clock;//        reg red,yellow,green,clock;//        parameter red_sec=500;//        parameter yellow_sec=30;//        parameter green_sec=700;//        parameter ON=1,OFF=0;        always                begin                        #20 clock = 1;                        #20 clock = 0;                end endmodule程序如上,为什么产生不了方波啊,我是小白啊。
发表于 2012-6-15 10:21:55 | 显示全部楼层
RTL?还是仿真?感觉很奇怪的。
如果rtl不准使用#20这种概念哦。

always @(posedge clk or posedge rst)begin
     if (rst== 1‘b1) outclock <= 1’b0;
   else outclock <= ~outclock;
end
发表于 2012-6-15 10:37:20 | 显示全部楼层
我猜是你仿真时间不够长。。。。
run 1000ms看看。。。。
发表于 2012-6-15 10:38:36 | 显示全部楼层
你这能compile成功么,clock重复定义了;
而且如果是写tb,也没用必要把它作为output;
写的有点乱!
 楼主| 发表于 2012-6-15 13:55:42 | 显示全部楼层
回复 3# jackertja

我都仿真1s了啊,还是没反应。
 楼主| 发表于 2012-6-15 13:58:03 | 显示全部楼层
回复 4# SKILLER
是不是在软件编译和仿真的时候因为始终输入口没有信号才导致不能用#20时延啊。
 楼主| 发表于 2012-6-15 13:59:10 | 显示全部楼层
回复 4# SKILLER
clock没有重复定义,我把它注释了啊。
发表于 2012-6-15 14:06:33 | 显示全部楼层
回复 6# wanganyin


    这样吧,你先别产生方波了,你先试试工具有没有工作,直接赋值试试
initial begin
  clk <= 1'b0;
#5 clk <= 1'b1;
end

对了把`timescale 也改改试试,这个有时候也会有影响吧
发表于 2012-6-15 14:30:42 | 显示全部楼层
回复:仿真时时间精度和最小单位时间不要随便写,会影响仿真时间的。建议修改为“`timescale 1ns /100ps”
发表于 2012-6-15 14:46:04 | 显示全部楼层
直接用modelsim跑了一下这段代码
reg clock;
always               
    begin                       
        #20 clock = 1;
        #20 clock = 0;
    end

可以生成方波
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-24 00:53 , Processed in 0.029128 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表