在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5610|回复: 4

[求助] FPGA布局布线问题求教

[复制链接]
发表于 2012-6-10 19:12:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA设计的代码或约束条件发生少许变化后,布局布线重新加载FPGA后往往可能导致结果发生大幅变化。我想请教各位的是,当我获得一个比较满意的中间状态后,能否将此状态的布局布线状态固化,在此基础上再添加新的模块,从而不影响之前的布局布线结果?
发表于 2012-6-10 19:34:04 | 显示全部楼层
本帖最后由 Timme 于 2012-6-10 19:40 编辑

以下以Quartus为例;

1. 【不推荐使用】在综合前作好分区(Partition),布局布线结果满意后将该分区版图导出为QXP文件(选择保留布局布线信息),下次重新综合时不导入此部分模块RTL文件而直接导入该QXP分区版图文件,即可完整重现该分区的布局布线信息。

2. 【推荐使用】不完全依赖工具APR,对关键寄存器位置、时钟树作手动干预。对关键寄存器,如希望尽量贴近外部PAD的寄存器,或希望相互间尽量靠近的几个寄存器,可以在Assignment Editor中用Location手工锁定它们的位置。对时钟树,可以在RTL级手动添加时钟路径buffer并加“/*synthesis keep*/”注释防止工具优化,然后在SDC文件中通过set_net_delay -min/max命令手动调整它们的Skew(在外部接口中常用,如SDRAM控制器等);经常也需要对特定时钟点禁用全局时钟,以使得Skew最小化(寄存器分频电路常用);有时也需要手工创建共同时钟路径(Common Clock Path),以获取最佳时序。

APR工具的布线算法是:以最短路径连接Clock,然后对有hold time违规的路径插Buffer(FPGA中的做法是绕线,因为线延时更大)。这种算法完全不考虑调整时钟间的Skew,经常不能得到最佳结果。(Quartus虽然也有类似clock topology analysis之类的选项,但开了基本和没开一样)
发表于 2012-9-20 17:32:48 | 显示全部楼层
增量编译
发表于 2012-9-20 17:34:11 | 显示全部楼层
Altera 的Quartus II 叫LogicLock。就是把已经编译好的模块固定下来。
发表于 2017-8-22 00:24:31 | 显示全部楼层
学习中。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 02:55 , Processed in 0.025005 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表