在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2419|回复: 3

[讨论] half node速度/时序问题

[复制链接]
发表于 2012-5-20 16:28:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有没人关注过half node 的速度,时序?看到TSMC的介绍,相对于0.13,NMOS/PMOS 在0.11饱和电流更大,速度更快。相同的STD时序也和0.13类似。
这个结果怎么解释?
跪求各位高手解答。
发表于 2012-8-30 21:29:07 | 显示全部楼层
本帖最后由 729050850 于 2012-9-14 10:26 编辑

你说的“相对于0.13,NMOS/PMOS 在0.11饱和电流更大,速度更快,”是因为110nm比130nm的沟道短,器件延时也短吗?
发表于 2012-8-31 09:31:19 | 显示全部楼层
Half node process is directly shrinked from full node process, and the device geometry and wires are also shrinked. Smaller channel length means smaller threshould (most cases) and larger driving current, and further more wire length also speed up. But W has less impact on Vth than L and the driving current is linear with W, and thus half node always provide better performance.
发表于 2012-9-14 10:27:58 | 显示全部楼层
谢谢版主啊,学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 05:00 , Processed in 0.016807 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表