在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4269|回复: 9

[原创] 设计中时钟沿的问题

[复制链接]
发表于 2012-5-5 20:35:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问各位大虾:我设计电路时,是否可以同时使用@(posedge en or posedge clk) 和@(posedge en or negedge clk)?这样用时否会对综合产生影响???

急切盼望指导
发表于 2012-5-5 22:01:30 | 显示全部楼层
一般不这么设计呃,你这个就相当于两个时钟信号控制一个进程,好像这么设计编译也不会通过,其实可以只判断时钟clk的边沿,而使能信号en上升沿可以用一个内部寄存器en_reg来判定,就是说用一个时钟节拍暂存一下en信号 en_reg <= en,然后判断这个寄存器和en信号的状态,如果en='1' and en_reg='0' 就表明这个上升沿行为发生
发表于 2012-5-5 22:09:55 | 显示全部楼层
一个进程只能由一个边沿触发
 楼主| 发表于 2012-5-6 11:34:51 | 显示全部楼层
回复 3# shiftc
那我一个进程采用时钟的上升沿,另一个进程使用时钟的下降沿行吗,综合的时候会不会有问题呢?
望赐教!谢谢……
发表于 2012-5-6 11:41:42 | 显示全部楼层
回复 3# shiftc


    这个说法就不对了 兄台~   可以使用两个不同的信号的边缘触发啊~
发表于 2012-5-7 17:55:01 | 显示全部楼层
同时使用上升沿和下降沿不好吧!
发表于 2012-5-7 19:03:44 | 显示全部楼层
同时使用时钟的上升沿和下降沿岂不是相当于将系统的时钟频率高到了原来的两倍?
发表于 2012-5-8 00:31:24 | 显示全部楼层
回复 4# fishinger1999


    不建议设计中使用双边沿触发,第一个双边沿触发频率就是原来的2倍,一些约束可能就有问题 ;第二对于时钟对上升沿jitter的补偿之类的而下降沿没有,所以使用双边沿可能造成问题
发表于 2012-5-8 03:37:42 | 显示全部楼层
回复 1# fishinger1999


    没见过这种风格啊,是不是要库的支持呢
发表于 2012-5-8 09:39:48 | 显示全部楼层
既然是设计电路,就是希望最终映射到FPGA内部实现的,FPGA内部的触发器可是不支持这种写法,因此是不能综合的。
在同一个进程中同时使用时钟的上升沿和下降沿,可以综合出DDRIO的硬件,但是这个只在IO上有。
在不同的进程中分别使用同一个时钟的上升沿和下降沿,应该是可以的。只是要做好约束和时序收敛。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-29 05:32 , Processed in 0.033279 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表