在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2471|回复: 3

[求助] 求救,关于inout端口连接和ddr2 controller的

[复制链接]
发表于 2012-3-30 20:56:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
就是,我在一个顶层模块里,要把两个小的模块连在一起,而这两个小的模块中有的管脚是inout类型的,那我在这个顶层模块中怎样定一只个连接信号。例如:
    module top(……);

……
driver driver(.dq(top_dq),//模块例化,就是这块的top_dq信号在module top中怎么处理(dq信号是在inout类型)


);
……
ddr2 ddr2(.mem_dq(top_dq)
);
……
endmodule

另外,我现在做的是一个ddr2 controller的仿真,ddr2 controller 是生成的,测试向量什么的是自己编的,仿真图是这样的,就是local_initial_done这个信号一直是低电平,有没有高人能够帮忙解答一下

仿真图,就是local_initial_done这个信号一直是低电平

仿真图,就是local_initial_done这个信号一直是低电平
wave.bmp
发表于 2012-3-31 08:50:03 | 显示全部楼层
你把两个模块接口都定义为inout,中间例化用wire连起来就OK了吧
local_initial_done是IP初始化完成的标志,估计你的激励没给对,我从图上看好像连时钟都没起来吧
发表于 2012-3-31 11:09:43 | 显示全部楼层
嗯,我觉得好像就是输入和输出引脚都可以接吧。如果错了告诉我哈。
发表于 2012-3-31 12:06:45 | 显示全部楼层
对,如果两个模块的inout直接连接的话,只需要定义一个wire即可。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 20:49 , Processed in 0.020514 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表