在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3384|回复: 9

[求助] DLY Cell 为什么不能用到Clock path

[复制链接]
发表于 2012-3-21 13:36:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我想请问下各位大牛,为什么DLY Cell 不能放到clock path?仅仅是因为tool再长tree的时候没办法长吗?
发表于 2012-3-21 14:11:35 | 显示全部楼层
一般不考虑动clock tree的 动了要重新跑 很麻烦 而且要在前天是以这个clk pin为endpoint 的timing path 有margin。这是我的理解 仅供参考 呵呵
发表于 2012-3-21 14:37:45 | 显示全部楼层
主要原因是delay cell的延迟随PVT的变化太大,使得clock tree在不同条件下的skew不易平衡
还有就是delay cell的驱动很弱,不适合做clock buffer
发表于 2012-3-21 15:14:00 | 显示全部楼层
delay cell没有针对时钟树应用优化过,上升沿/下降沿延时特性不对称
发表于 2012-3-21 21:17:26 | 显示全部楼层
clock trees上的所有单元上升、下降沿的延时都必须对称,这样在process variation下clock skew比较小。逻辑设计中的dly cell不满足这个要求。单元库中有专用的时钟单元,这些单元的PMOS/NMOS比例都调整过。
发表于 2012-3-21 21:18:30 | 显示全部楼层
clock trees上的所有单元上升、下降沿的延时都必须对称,这样在process variation下clock skew比较小。逻辑设计中的dly cell不满足这个要求。单元库中有专用的时钟单元,这些单元的PMOS/NMOS比例都调整过。
发表于 2012-3-22 01:32:26 | 显示全部楼层
一般我们希望时钟树短一些更好,但是插入delay cell,相同的delay情况下唉,buf驱动能力更强,
时钟路径上的rise和fall要求严格,希望二者相当,delay cell没有处理过
 楼主| 发表于 2012-3-28 08:44:09 | 显示全部楼层
回复 3# 陈涛


    我想问一下什么是OCC ?
发表于 2013-6-19 18:09:25 | 显示全部楼层
on chip clock
用于dft test的时钟切换模块
发表于 2013-6-19 20:26:49 | 显示全部楼层
本帖最后由 Timme 于 2013-6-19 20:27 编辑

当然可以,但你得{DLY+INV+DLY+INV}这样用,才好抵御fnsp这种Corner。

另外,长树肯定不会用Delay Footprint的,这个肯定得手动插。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-17 00:51 , Processed in 0.022422 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表