手机号码,快捷登录
您需要 登录 才可以下载或查看,没有账号?注册
使用道具 举报
其次是FPGA中都集成了PLL,这个PLL是可配置的,也就是说得在最高速和多配置性选择一个平衡点,所以注定PLL不 ... erczhanglei 发表于 2012-3-7 23:05 登录/注册后可看大图
500MHz的周期就是2ns,2GHz对应的周期是0.5ns,线迟延咋搞定的?有高手报点库数据吗? js_shen 发表于 2012-3-12 19:37 登录/注册后可看大图
本版积分规则 发表回复 回帖并转播 回帖后跳转到最后一页
查看 »
手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2025-8-16 11:13 , Processed in 0.022158 second(s), 5 queries , Gzip On, Redis On.