在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2719|回复: 0

[讨论] 大家一起讨论一下DDS集成芯片和FPGA+DA方式实现DDS的区别

[复制链接]
发表于 2011-8-14 09:13:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近发现DDS集成芯片输出的信号,如果输出时间较长的话频率上的偏差会受到影响。主要原因是相位累加器是固定位数的,频率控制字不是完全精确的。而FPGA内部可以比较灵活的设定相位累加器的大小,用来产生固定频率的采样信号比较合适。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-6 21:45 , Processed in 0.027639 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表