在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: kinglij

[求助] 数字版图如何做LVS验证

[复制链接]
 楼主| 发表于 2011-8-3 12:46:41 | 显示全部楼层
回复 6# icfbicfb


    不知道咋个发给你,所以直接放附件中了
发表于 2011-8-3 13:54:45 | 显示全部楼层
不知道你导出gds的时候用的map有没有问题,看着貌似有和电源地短接的
看不到版图,没法确认
发表于 2011-8-3 16:04:07 | 显示全部楼层
GT 就是smic 的gate了,
发表于 2011-8-3 16:26:37 | 显示全部楼层
先看一下有没有short
把short修掉会好很多
发表于 2011-8-3 17:27:35 | 显示全部楼层
本帖最后由 rfid_sh 于 2011-8-3 17:36 编辑

回复 10# kinglij


    GP用做1.8V的nmos和pmos的poly gate

    GT用做其他mos管等等

    你确定你的standard cell是要用GT?

    因为我们的standard cell的gds是GT,而我们需要的是1.8V的mos管,所以我们把GT改成了GP。即:stream in,然后stream out(加修改了的map文件),再stream in。
发表于 2011-8-3 23:49:58 | 显示全部楼层
首先看下有没有*.short文件 确定电源和地有没有短路
然后所有的port都要做好连接,可以写一个text文件,我不知道你是wire bond还是flip chip的芯片,wire bond最好要写个calibre读入的text文件了,这样便于修改

做lvs的顺序是先对port,再对net,最后再对一些更细的东西

我看你的报告像是smic工艺吧  这个工艺VPW和VNW要做个处理 我不知道你做了没有
发表于 2011-8-4 12:35:39 | 显示全部楼层
VDD/VSS 错了, 这个当然影响大了, 看电源有没有短路,开路现象

提示下: 采用case 敏感比较
LVS COMPARE CASE NAMES
SOURCE CASE YES
LAYOUT CASE YES

LVS RECOGNIZE GATE NONE    // 不要打开all , 管子会认成gate,比较烦,

提示用hier 比较,
calibre -hier -hcell hcell.list  -lvs  XXx.lvs  
这样hier比较的话 错在哪个cell比较清楚, 而且没有bug
flat比的话有时候有点问题,

一般encounter 里面clean的话,外面肯定过, 你这个是block
还没有pad,比较简单的,  主要是lvs设置和spice网表的问题,

如果电源出现问题,是一开始就要去看的,影响很大,
发表于 2011-8-4 16:39:09 | 显示全部楼层
看看command file里的设定是否正确。
 楼主| 发表于 2011-8-5 13:20:42 | 显示全部楼层
回复 16# aa2263910


    你说的太对了,就是VNW和VPW的问题。因为SMIC在对标准单元定义的时候,没有将VNW和NPW作为port引出,所以这个两个始终是浮空的。我们的做法是直接将他们改为VDD和VSS,同时将VDD和VSS做为global,现在LVS已经通过了,不知道你们是如何处理这个问题的?

    另外感谢大家的帮助
发表于 2011-8-7 17:41:34 | 显示全部楼层
LVS COMPARE CASE NAMES
LAYOUT CASE YES
SOURCE CASE YES
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 00:14 , Processed in 0.020159 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表