在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 3797|回复: 6

[求助] verilog使用流水线设计32位计数器

[复制链接]
发表于 2011-5-26 21:55:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
请问可以分成一个2位,一个30位的吗?
我怎么感觉这样达不到32位呢?
发表于 2011-5-27 08:14:48 | 显示全部楼层
当然可以啦,先计2位的话,没四个周期产生一个信号,作为后一级30bit计数器的使能信号,计满一圈的时间就是2^32了哈。
回复 支持 反对

使用道具 举报

发表于 2011-5-27 10:29:57 | 显示全部楼层
这样分的流水效率不是很高。推荐16,16或者17,15这样的结构。
回复 支持 反对

使用道具 举报

发表于 2011-5-27 12:45:05 | 显示全部楼层
学习啦
回复 支持 反对

使用道具 举报

发表于 2011-5-27 13:59:56 | 显示全部楼层
还可以增加多周期约束,这样速度就上去了。
回复 支持 反对

使用道具 举报

发表于 2011-5-28 14:22:38 | 显示全部楼层
写代码的时候直接把结果多打一拍,DC综合的时候对这个寄存器用pipeline,DC会自动优化
回复 支持 反对

使用道具 举报

发表于 2013-4-23 11:28:58 | 显示全部楼层
xuexixuexo
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-2 14:36 , Processed in 0.027182 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表