在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 10350|回复: 4

[解决] PCI9054本地端地址总线问题

[复制链接]
发表于 2010-11-17 21:30:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 xjlcyz 于 2010-11-21 19:52 编辑

我用FPGA连的PCI9054,用CHIPSCOPE看PCI9054本地端地址总线,无论我在WINDRIVER的驱动界面下如何改变地址的偏移,每写一次我的本地端地址总线总是为0开始加一的计数值,我的本地端地址映射寄存器设置为0x1230001,我想本地端的地址总线应该为0x12300000+offset,哪位前辈指导这是为什么啊
我认为有以下几个原因:
1 是我的配置寄存器可能哪里不对 不过我是按照9054RDK上的抄来的
2 是WINDRIVER的那个读写BAR2的程序采用模式不对,不是对PCI进行SIGNLE WRITE

搞了三天终于搞定了 原来我给的LCLK时钟为40MHZ 分频一下给20MHZ就可以了 不知道为什么 芯片资料上也没有说明LCLK有限制啊 然后网上看到9054能支持到50MHZ的时钟啊
发表于 2010-11-18 13:09:07 | 显示全部楼层
一起学习^
 楼主| 发表于 2010-11-21 19:53:01 | 显示全部楼层
给大家一个参考吧
发表于 2010-12-9 13:56:24 | 显示全部楼层
PCI总线的时钟频率是33MHZ!
发表于 2010-12-9 16:32:47 | 显示全部楼层
3Q                                                                                                                                    .
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-5 17:40 , Processed in 0.050717 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表