在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2189|回复: 4

[求助] 使用QuartusII时的一个警告,请高手指点!

[复制链接]
发表于 2010-11-4 09:07:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我在使用QuartusII编程时,编译后出现下面的警告:
Warning: Found 3 node(s) in clock paths which may be acting as ripple and/or gated clocks -- node(s) analyzed as buffer(s) resulting in clock skew
不知道这个警告是否危险,同时恳请指正如何修改!

我使用的是verilog语言写的。
发表于 2010-11-4 10:57:47 | 显示全部楼层
时钟路径上有问题,好像有门控时钟出现
发表于 2010-11-4 17:09:46 | 显示全部楼层
2楼正解
 楼主| 发表于 2010-11-4 20:40:28 | 显示全部楼层
回复 2# rockzone


    可是如果利用分频下来的始终作为下一级的始终输入的话,那该怎么办呢?
 楼主| 发表于 2010-11-4 20:42:34 | 显示全部楼层
回复 3# zhanghi


    请问我该如何处理呢?需要用分频下来的始终去做下一级的输入,不知道你是怎呢处理类似的问题的,恳请指教。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-22 16:33 , Processed in 0.026427 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表