在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1604|回复: 1

[求助] 多片FPGA互联的问题

[复制链接]
发表于 2010-8-23 10:56:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近项目中有多片Spartan3-A DSP,FPGA间互联采用并行数据总线的方式(因为SPARTAN3没有Rocket I/O)。但是每片都用各自的时钟,信号传输会有时钟相位偏移,PCB走线延时等问题。有人说Xilinx官网上有相关资料,但是一直没找到。很郁闷,请问大家有没有关于多片FPGA并行互联的相关资料。谢谢了。
 楼主| 发表于 2010-8-26 11:03:59 | 显示全部楼层
自己顶一下。找了一些资料,似乎应该用源同步的连接方式。但是双向数据线一多会不会带来一些其它的问题,比如信号完整性问题,串扰问题等。双向各用32bit的数据位宽,总共64bit,都已经远超过DDR的数据位宽了,以前并口速率上不去的原因好像主要是数据线多后信号质量差,不知道这么高的数据位宽会不会有问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 13:32 , Processed in 0.017730 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表