在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5015|回复: 10

编译和仿真都通过了,烧到片子里却没有一点反映,为什么啊??

[复制链接]
发表于 2006-9-22 22:06:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
程序弄了一个多月终于编译和仿真都通过了,但烧到片子里却没有一点反映,为什么啊??难道还有其他什么机关吗?
发表于 2006-9-22 23:24:42 | 显示全部楼层
管脚定义了?
猜的
发表于 2006-9-23 11:14:52 | 显示全部楼层
用的什么EDA软件?
 楼主| 发表于 2006-9-23 12:25:53 | 显示全部楼层
用的是Quartus II 5.0,片子是CPLD ,  EPM7032SLCC44-10的
 楼主| 发表于 2006-9-23 15:08:28 | 显示全部楼层
那么怎么进行门级仿真啊??麻烦指教一下,谢谢了!
发表于 2006-9-23 17:59:32 | 显示全部楼层
能不能先弄一个简单设计,比如简单波形的输出,
先验证一下你的硬件环境是否对。
有的时候一个低级的问题搞死人
发表于 2006-9-24 11:01:09 | 显示全部楼层
可以用spice跑一下
发表于 2006-9-26 09:23:31 | 显示全部楼层
量一下clock有沒被引入
发表于 2006-9-26 10:50:44 | 显示全部楼层
估计是没烧进去吧
发表于 2006-9-28 17:19:50 | 显示全部楼层


原帖由 liuzhenyu73 于 2006-9-24 14:26 发表
1.导出网表(verilog或vhdl格式)和延迟文件(sdf)
2.用仿真软件(例如vcs)对反标了延迟信息的网表进行仿真(参考仿真软件的help)


做fpga的实现没有必要这样做,altera的Quartus或者xilinx的ISE都会帮你做pre-layout STA,所以只要功能仿真确保正确,接下来综合,然后布局布线的填充率没有超过80%一般来说没有问题,当然前提是你的管教约束和时钟都没有问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-18 16:48 , Processed in 0.040448 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表