在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5472|回复: 13

[求助] 关于信号上升沿的检测,,没有头绪

[复制链接]
发表于 2010-7-23 13:56:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在检测到输入信号的上升沿时,输出一个脉冲,其它时间输出为零。没有思路,诚向老鸟们请教
发表于 2010-7-23 14:38:53 | 显示全部楼层
思路: 两个时钟域。 一个是准备输出脉冲一直工作的时钟。 另一个是上升沿信号看作一个时钟。

reg isTriggered, output;
always @ (posedge edge)
isTriggered <= ~isTriggered;

reg [1:0] shift_reg;
always @ (posedge clk)
begin
     shift_reg      <= {shift_reg[0], shift_reg[1]};
     shift_reg[0] <= isTriggered;
     if (shift_reg[0] != shift_reg[1])
          output <= 1;
     else
          output <= 0;
end
 楼主| 发表于 2010-7-23 14:44:36 | 显示全部楼层
你的第一个always的敏感量是啥呀? 2# iceyo
发表于 2010-7-23 14:47:37 | 显示全部楼层
你要检测的信号
 楼主| 发表于 2010-7-23 14:50:59 | 显示全部楼层
那isTriggered是啥呀?  初学者,见笑了
4# iceyo
发表于 2010-7-23 14:54:54 | 显示全部楼层
变量名称,你随便命名。 你可以看看入门的HDL语言的书。如果你还没有学过数字系统,要看看数字系统。
 楼主| 发表于 2010-7-23 15:14:53 | 显示全部楼层
我的意思是这个变量的含义 6# iceyo
发表于 2010-7-24 13:52:16 | 显示全部楼层
数字电路最基本的电路之一
两个D触发器+一个门
发表于 2010-7-25 00:02:55 | 显示全部楼层
好,谢谢!
发表于 2010-7-25 15:11:30 | 显示全部楼层
最基础问题;
采用一个时钟周期小于 你要检测的输入信号持续为高电平时间的这样一个检测时钟;(目的是能够采样到检测信号变高)
遵循异步时钟域采样规则, 打三拍,第三拍信号取反和第二拍相与即可。
不理解的话,画一下波形。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-27 16:00 , Processed in 0.029484 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表