在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2687|回复: 5

[求助] 请教在飓风3FPGA上关于DDR接口实现的问题

[复制链接]
发表于 2010-6-6 14:37:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在Cyclone111的25F324C5FPGA上实现DDR的时序接口电路,遇到很大的麻烦,由于该芯片没有对应的现成可调用的DQ和DQS模块,须手动编写接口VHDL程序,在DQS和DQ的读写时许实现上遇到很大麻烦,用PLL产生400M作为采样时钟通过状态机进行读写时序产生,仿真出了很大问题,数据老是错乱不堪,不知是否为采样频率过高加上Q2仿真延时导致错乱缘故?仿真前的时序约束也考虑到了,可就是实现不了对双倍速以200M输入时钟的DDR的稳定接口时序。后来不用状态机,而用200M基准时钟的0°相位与-90°相位加上触发器实现的时序电路稍有改善,但结果仍不理想,也有相位对不齐,数据错乱现象。求不吝指点!感谢万分!
 楼主| 发表于 2010-6-6 14:41:02 | 显示全部楼层
再补充问一下:是不是飓风3系统模块的时钟频率达不到400M的要求啊?由于个人英文水平限制,看芯片手册上尚未发现相关说明。
发表于 2010-6-7 10:24:50 | 显示全部楼层
器件手册上应该是有说明的。仔细查查关于速度的部分吧。如果没记错。c3到不了这么高速。-3器件最快好像也就260M.
发表于 2010-6-7 11:32:54 | 显示全部楼层
Cyclone III的接口DDR和DDR2的速率分别是167M和200M。DDR and DDR2 SDRAM High-Performance IP可以生成测试实例。
 楼主| 发表于 2010-6-7 15:10:30 | 显示全部楼层
多谢指教!
 楼主| 发表于 2010-6-7 15:15:17 | 显示全部楼层
非常感谢!
可是我要接的DDR是200M 时钟 PSC的A2S56D40CTP-G5芯片,是不是和Cyclone III搭配用不起来呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 13:41 , Processed in 0.046195 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表