在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: elvan

[原创] 4.5分频

[复制链接]
发表于 2010-7-27 15:00:18 | 显示全部楼层
余下的稍后补充.
发表于 2010-7-28 20:02:17 | 显示全部楼层
楼上正解,学习了
发表于 2011-5-12 09:55:58 | 显示全部楼层
xuexiexuexi
发表于 2011-5-12 15:40:34 | 显示全部楼层
用一个计数器行不??然后后面两个T出发,一个上升,一个下降!
发表于 2011-5-12 17:00:49 | 显示全部楼层
对于非整数分频器,推荐使用2钟方法:
1、分频比交错法;
2、累加器分频法;
而且这2种方法占空比基本达不到50%,而是统计意义上的非整数分频。
发表于 2011-5-12 20:20:02 | 显示全部楼层
学习了 谢谢
发表于 2011-6-30 00:17:23 | 显示全部楼层
LZ,你上下边沿均采集的话,在FPGA中是实现不了的,在FPGA中最基本的单元是LUT或者是SLICE,存储单元是FF或者是LATCH,这些东西是不支持双边沿采集的。所以楼主的思路就有问题。4.5分频的方法有多种,可以先实现4分频,就是模4计数器,然后再实现0.5.
发表于 2011-6-30 09:39:47 | 显示全部楼层
楼主,建议你看一下这篇文章。clock dividers made easy

里边的分频方案就很好。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 12:55 , Processed in 0.018739 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表