在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3573|回复: 4

[求助] assura 作LVS时调用单元无法辨认pin是什么原因?

[复制链接]
发表于 2010-5-8 21:30:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教大家,我使用assura做LVS时,底层电路做LVS时可以match,但是把底层电路做成模块,进行调用,pin找不到是什么原因呢?
发表于 2010-5-9 11:11:08 | 显示全部楼层
顶层版图的各个pin用相应的label层标上即可
 楼主| 发表于 2010-5-9 12:05:03 | 显示全部楼层
我顶层的pin是用相同的label层,但是除了全局变量的pin可以辨认,其他的pin在版图上都报找不到.
发表于 2010-5-9 13:30:45 | 显示全部楼层
有metal pin的定义层
 楼主| 发表于 2010-5-13 09:52:25 | 显示全部楼层
我采用的是pin层,但现我觉得问题好像是LVS验证的过程的问题,是否有一种LVS只验证顶层版图的对应关系而不关心底层的版图,所以不去找底层的pin,而另一种验证是从底层版图验证起,先找到底层的pin在逐步到顶层验证,这样找不到底层的pin就LVS不match.
呵呵,不知我吧问题描述清楚没有!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-14 11:09 , Processed in 0.017824 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表