在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: chresty

[解决] 坐等回答! Cadence 电流镜负载差动 参数设计 无交流放大

[复制链接]
 楼主| 发表于 2010-5-5 15:35:13 | 显示全部楼层
此问题解决,原因是由于加了两个交流激励!不能加两个!
 楼主| 发表于 2010-5-7 15:44:41 | 显示全部楼层
新的理解,原因是差分放大的小信号源 一个要加 1v   一个加-1v
发表于 2010-5-7 16:20:28 | 显示全部楼层
lu guo...
发表于 2010-5-7 17:40:34 | 显示全部楼层
发表于 2010-5-7 22:44:09 | 显示全部楼层
期待ing
发表于 2010-5-8 10:24:59 | 显示全部楼层
你的仿真方法有问题,参考《CMOS模拟集成电路设计》中的仿真方法,这种仿真方法系统失调没考虑,而且你下面的偏置最好用电流镜+电流源来仿真,一般初学者都会这样的
发表于 2010-5-8 12:10:13 | 显示全部楼层
把VSIN 设置贴出来
 楼主| 发表于 2010-5-9 14:50:01 | 显示全部楼层
此问题 已经解决 ,谢谢大家!
发表于 2010-5-11 19:49:12 | 显示全部楼层
跑瞬态跟跑AC的激励源不太一样,跑AC输入端接一个AC源,AC源的幅度设为1V,其他项留空,然后串上一个DC源作为共模输入电平,你图里面的激励是仿瞬态的接法,用来仿AC结果自然不对

还有个疑问,就是你的差分对管nmos宽长比要比pmos的大很多啊,这样一来输出共模电平不会太高么
发表于 2010-5-11 23:15:43 | 显示全部楼层
金领....
路过...
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-27 18:27 , Processed in 0.027069 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表