在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: huige2601

[求助] FPGA的JTAG接口电路的上下拉电阻的问题

[复制链接]
发表于 2010-3-24 21:21:06 | 显示全部楼层
爱思考
发表于 2010-3-25 13:25:47 | 显示全部楼层
TDI,TMS上拉  因为是输入信号,上拉是为了在没有连接下载线的时候,给一个电平,同时提高信号的建立速度
TCK    是输入但是是时钟信号上升沿有效,可以避免上跳脉冲干扰
TDO   是输出没有必要接电阻
发表于 2010-8-22 18:42:23 | 显示全部楼层
很好很好。
发表于 2010-8-28 20:32:44 | 显示全部楼层
下拉电阻使TCK信号的初始值为0,由于是时钟信号,可以保证时钟信号在初值后第一个边沿为上升沿,而JTAG控制电阻正是以TCK的上升沿向FPGA内部写配置数据的。
  这里的上/下拉电阻仅仅属于推荐值,并非确定值,目的是保证信号质量。以上拉电阻为例,如果上拉电阻为10K以上,由于管脚对地有一个等效电容,由于T=RC,C由器件的工艺决定,电阻越大,充放电时间越长,信号的上升沿就越缓慢,斜率就越小。上升时间如果超过JTAG控制电路的要求,向FPGA内部写数据就可能出错。那么,如果上拉电阻越小呢?会不会上升时间变小呢?是的。电阻变小,上升时间变小,斜率变大,但是却带来了另一个严峻的问题,如果电阻小到一定程度,信号将在上升沿出现上冲现象,情形严重时会出现信号的振铃。如果电阻太小,产生的倒灌电流超过器件IO的容限,JTAG控制电路会烧坏。阻值一般为4.7K。
  保证信号的驱动能力。前面提到,电阻越小,信号的斜率越小,同时信号的驱动能力越强。电阻越大,信号斜率越大,同时信号的驱动能力越弱。这一点在JTAG菊花链电路中有及其重要的重要。
原文出自【比特网】,转载请保留原文链接:http://network.chinabyte.com/205/11035705.shtml
发表于 2010-9-20 10:36:46 | 显示全部楼层
IEEE Std 1149.1规范规定,在TCK为低时,器件TAP状态机的状态不得发生变化。因此,一般要求TCK通过下拉电阻接地,以保证TAP状态机状态不变。
From www.iiieeee.com
发表于 2010-9-20 10:39:37 | 显示全部楼层
在TMS保持为高时,5个TCK时钟,可使TAP状态机,从任何状态回到复位状态。因此要求TMS信号上拉。符合IEEE Std 1149.1规范规定的器件,在芯片内部都会对TMS进行上拉。
From www.iiieeee.com
发表于 2010-9-20 10:43:24 | 显示全部楼层
测试过程中,如果出现边界扫描链开路的情况,TDI上拉后,移位至器件的边界扫描指令(全1)将会选中BYPASS寄存器,这样不会影响器件的正常功能,也不会对器件有任何损伤。因此,符合IEEE Std 1149.1规范规定的器件,在芯片内部均有上拉,但上拉电阻阻值一般都较大,因此有些芯片还要求外接上拉电阻。
From www.iiieeee.com
发表于 2010-9-20 11:57:49 | 显示全部楼层
学习了
发表于 2010-9-20 16:46:06 | 显示全部楼层
学习了
发表于 2010-9-20 19:41:42 | 显示全部楼层
受教了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 17:11 , Processed in 0.029038 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表