在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3714|回复: 8

[求助] 关于上电带隙振荡的问题

[复制链接]
发表于 2009-12-30 15:54:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
带隙仿真,如果上电时间大于200ns时正常工作,当上电时间小于200ns时就会发生振荡。但一般的上电都会到几百us的数量级,这样的带隙会不会影响工作?
发表于 2009-12-31 14:33:18 | 显示全部楼层


   
带隙仿真,如果上电时间大于200ns时正常工作,当上电时间小于200ns时就会发生振荡。但一般的上电都会到几百us的数量级,这样的带隙会不会影响工作?
mekenny 发表于 2009-12-30 15:54



电路定了 上电时间还可以控制?
回复 支持 反对

使用道具 举报

发表于 2010-1-3 02:28:00 | 显示全部楼层
NO  
not work
回复 支持 反对

使用道具 举报

发表于 2010-1-3 07:54:59 | 显示全部楼层
上电时间一般比200ns多吧,之芯片外面的去耦电容充电就比200ns大啊
回复 支持 反对

使用道具 举报

发表于 2010-1-3 10:07:07 | 显示全部楼层
一般外接电源都要有大电容滤波的,上电时间够长的。
回复 支持 反对

使用道具 举报

发表于 2010-1-3 16:24:52 | 显示全部楼层
上电时间长短影响稳定性是否因为电路本身的相位裕度不够?还是什么其他的原因?
回复 支持 反对

使用道具 举报

发表于 2010-1-4 00:24:22 | 显示全部楼层
這種情形 就是很典形的 phase margin 不夠所造成的振蕩 上電後要一段時間 才stable
加補償 增加phase margin 就ok了
回复 支持 反对

使用道具 举报

发表于 2010-1-5 14:56:21 | 显示全部楼层
同意楼上的说法,不过Tapeout后,测试出来,应该问题不大!!!
回复 支持 反对

使用道具 举报

发表于 2010-1-7 03:34:52 | 显示全部楼层


   
這種情形 就是很典形的 phase margin 不夠所造成的振蕩 上電後要一段時間 才stable
加補償 增加phase margin 就ok了
琴狂 发表于 2010-1-4 00:24



好像不是这个意思吧。。。
他是说上电时候的ramp不能太陡,如果太陡,他的bandgap就会振荡了
不是说pm导致的settling time变长
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-13 09:28 , Processed in 0.019658 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表