在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3657|回复: 3

[求助] 针对CPLD 器件 在代码中设计存储型寄存器

[复制链接]
发表于 2009-12-16 14:21:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 ruiruio4 于 2009-12-16 14:34 编辑

知道CPLD 里面的结构,因此很担心 在写代码的时候,定义 reg[7:0]mema[15:0];可以不可以?就算是小容量的存储器区间呢?
听人说,那样很耗器件里面的资源,是吗?
发表于 2009-12-16 14:58:37 | 显示全部楼层
肯定是会很耗内部资源的,看怎么权衡了
发表于 2009-12-16 15:32:58 | 显示全部楼层
要看CPLD里有没有内嵌RAM,如果没有,则纯由逻辑单元构成的话,是很占资源的。。。。
 楼主| 发表于 2009-12-17 09:27:39 | 显示全部楼层
现在想到一个怪问题:想定义一个小容量区间reg[16:1]mema[0:0],这里的地址是不是看起来很怪呢?
因为[1:0]的话,寻址是2的2次方,4个地址;[2:0]是2的3次方,8个地址;那么是不是当想要2个地址的时候就是[0:0]呢?2 的1次方,2个地址。哈哈!
这种还没试呢,待会去试试,先拿出来和大家讨论了~~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-18 10:29 , Processed in 0.024223 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表