在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
楼主: chaojixin

[求助] DCDC的环路单位增益带宽为什么是开关频率的几分之一?

[复制链接]
发表于 2012-5-23 13:00:34 | 显示全部楼层
1/6~1/10间
发表于 2012-5-25 09:24:41 | 显示全部楼层
一般是1/10 ~ 1/3之间。主要是考虑系统的稳定性,并兼顾到瞬态响应的要求
发表于 2012-5-29 16:25:18 | 显示全部楼层
之前仿真过环路的bode图,fs/2处存在共轭极点 相位是180°跌落,这个应该是电流采样带来的 跟采样定理的解释差不多 具体工作带宽在fs/2以下的什么位置主要还是由稳定性和瞬态响应的要求来设定的
发表于 2012-6-19 18:03:23 | 显示全部楼层
7楼正确,27楼纵横时域和频域,理解深刻
发表于 2012-7-27 09:19:31 | 显示全部楼层
好贴,受教了!
发表于 2012-7-31 09:33:59 | 显示全部楼层
回复 12# chaojixin


   面试官是对的,稳定性要求没这么苛刻要到1/5fs, 频率搞到这么低纹波是主要原因。
发表于 2012-9-9 20:02:37 | 显示全部楼层
好贴,受教了,但是我还想追问一下各位大神,我开关频率是200KHZ,我的LC滤波器的频率是18KHZ,因为我的负载小,需要大电流。,纹波在十几个mv,就导致经过EA后输出就是vdd和0.是我的EA的带宽过大吗,我EA的带宽远大于开关频率。还有做低带宽的放大器怎么做。谢谢
发表于 2012-10-31 15:38:08 | 显示全部楼层
看过的书里还没有哪本提及到这方面的具体原因是什么,还是坛里的高人多,看了遍,知道个大概了
发表于 2012-11-9 19:39:31 | 显示全部楼层
不错。。。
发表于 2012-11-27 20:50:17 | 显示全部楼层
太傲了。就差这个了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 18:36 , Processed in 0.027680 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表