在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3006|回复: 1

大侠们,来帮帮忙!!!!!!

[复制链接]
发表于 2004-10-11 11:22:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Started process "Fit".
Release 6.2i - CPLD Optimizer/Partitioner G.28
Copyright (c) 1995-2004 Xilinx, Inc.  All rights reserved.
Considering device XC9536-10-VQ44.
Flattening design..
Timing optimization
Timespec driven global resource optimizationAll paths with TIMESPECs have been optimized.
Timing driven global resource optimization
General global resource optimization........
Timespec driven global resource optimization
Re-checking device resources ...
Mapping a total of 31 equations into 2 function blocks...........................ERROR:Cpld:892 - Cannot place signal SHELL1_MUSM2.delay_key2. Consider reducing
   the collapsing input limit or the product term limit to prevent the fitter
   from creating high input and/or high product term functions.
See the fitter report for details.

ERROR:Cpld:868 - Cannot fit the design into any of the specified devices with
   the selected implementation options.
ERROR: Fit failed
Reason:
Process "Fit" did not complete.

是不是我选用的片子不合适呀
发表于 2004-10-11 13:19:42 | 显示全部楼层

大侠们,来帮帮忙!!!!!!

你选的芯片放不下你的设计。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 02:44 , Processed in 0.016597 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表