在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6154|回复: 14

关于亚稳态的问题?

[复制链接]
发表于 2009-11-11 14:00:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Altera FPGA/CPLD高级篇 p25-p27 讲到,使用两级寄存器采样(即打2拍)可以有效的减小亚稳态的传播。并且举例画波形图进行了说明。例子中是从高频的时钟域到低频的时钟域,那么从低频的时钟域到高频的时钟域呢?是否也是这样?还是说从低频到高频本身出现亚稳态的概率就是很低的?   
      我是这么认为的。知道的高手发表一下意见啊。谢谢!
发表于 2009-11-11 15:11:28 | 显示全部楼层
我的理解:这里讲的是电平信号的传输,如果是脉冲信号还应该考虑脉宽与采样周期的问题了。对电平信号来说,从低频到高频也需要同样处理,然后才能得到稳定的信号。
发表于 2009-11-11 16:19:50 | 显示全部楼层
同意楼上的见解,对于长时间的信号在穿越clock domain的时候可以考虑两级采样的方法,对已脉冲信号或者短时间变化的信号在高频向低频传递时尽量推荐采用握手信号处理
发表于 2009-11-11 20:48:30 | 显示全部楼层
学习了~~~~~~
发表于 2009-11-11 22:41:44 | 显示全部楼层
信号在高频向低频传递时可以用握手信号,也可以用结绳法,网上可以收到
发表于 2009-11-11 22:53:50 | 显示全部楼层
FIFo是最保险的做法,如果两个时钟没有相位关系那么用两级寄存器也解决不了
发表于 2009-11-13 00:07:22 | 显示全部楼层
认为应该使用FIFO,但是其实异步FIFO内部实现同样用到了双寄存器解决亚稳态,但是更稳定些(按概率讲是这样的)。
发表于 2009-11-13 09:44:00 | 显示全部楼层
谢谢了 ,学习了,呵呵
发表于 2009-11-13 10:55:24 | 显示全部楼层
异步FIFO实现起来比较麻烦,而且综合出来的面积好像是比较大,一般用在数据处理上
如果是控制信号处理还是多双触发器吧
发表于 2009-11-13 19:52:58 | 显示全部楼层
针对电平信号来讲,低到高,高到低都是一样的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-29 13:47 , Processed in 0.024799 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表