在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1896|回复: 1

关于FPGA时钟的问题?

[复制链接]
发表于 2009-9-21 10:30:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
使用的是FPGA CycloneII ,外围50Mh晶振输出信号通过一个滤波器输出到FPGA的23引脚,
现有两个疑问:
1、是不是只要保证23引脚接收到的信号超过某一电平值,就被FPGA作为高电平接收,反过来,作为低电平接收,在这块,不用考虑所接收到信号(50M晶振发出来的)的波形的边沿是不是很陡?波形不陡也可以,只要满足电压容限就可以?
2、如果问题一的回答是“是”的话,那么电路中FPGA的47引脚输出25Mhz时钟信号(50M信号的分频)给AD使用,会不会因为因为波形边沿不够陡而导致AD接收的时序问题,致使AD不工作呢?
发表于 2009-9-23 10:50:10 | 显示全部楼层
1.是的
2.不会不抖,FPGA的输出信号是很好的~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-8 14:38 , Processed in 0.028128 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表