|  | 
 
| 
这两天碰到一个问题,
×
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册  我的设计里面有几个模块,其中一个模块里面用到了两个时钟切换,其中一个是10M,另一个是10M经PLL倍频的40M时钟,我是直接用的多路选择器
 在Quartus的时序约束中打开clock lattency后,时序分析结果满足
 但是我修改了另外一个模块后,时序分析结果满足就不满足了,10M的hold slack 变成负值了
 这两个模块相关性很小,况且只是一处数据流的改动
 想不通,请大家指教
 | 
 |