在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2604|回复: 1

请教时钟切换带来的问题

[复制链接]
发表于 2009-9-18 21:15:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
这两天碰到一个问题,
我的设计里面有几个模块,其中一个模块里面用到了两个时钟切换,其中一个是10M,另一个是10M经PLL倍频的40M时钟,我是直接用的多路选择器
在Quartus的时序约束中打开clock lattency后,时序分析结果满足
但是我修改了另外一个模块后,时序分析结果满足就不满足了,10M的hold slack 变成负值了
这两个模块相关性很小,况且只是一处数据流的改动
想不通,请大家指教
发表于 2009-9-21 14:18:37 | 显示全部楼层
FPGA会把PLL前后时钟认为是相关时钟!
时序分析时会作为相关时钟来分析!分出现hold timing violation就不奇怪了!
你可以让PLL倍出80Mhz的时钟!再对其二分频!
吧10Mhz和40Mhz设置成不相关时钟!就没有问题了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 07:47 , Processed in 0.012854 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表