|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 cjsb37 于 2013-4-29 09:02 编辑
德州仪器 (TI) 与可编程逻辑解决方案的全球领先供应商赛灵思公司 (Xilinx) 联合宣布推出基于 FPGA 的解串器参考设计,该设计由 TI 与 Xilinx 联合开发而成。这款全新的参考设计能够对 TI ADS527x 模数转换器 (ADC) 系列的码流进行解串,其附带的应用手册可为设计人员介绍一种快速而简便的解决方案,即将高速串行 LVDS 接收机集成到 Xilinx Virtex-II 系列、Virtex-II Pro 及 Spartan-3 FPGA 等。
如今,系统设计人员能够高效利用 FPGA 的串行/并行处理能力以及软件可编程性,加速专用的高性能处理功能的操作进程。对于超声波、仪表以及无线通信等多通道应用而言,拥有更高总体系统性能的能力尤为重要。通过访问 www.ti.com/ADS527x,设计人员可获得有关如何以最佳的方式使 Xilinx FPGA 与 TI 高速数据转换器相连接的详细信息。此外,还可访问 Xilinx 网站直接下载 LVDS 参考设计文件,网址是:http://www.xilinx.com/bvdocs/appnotes/xapp774.pdf。
高性能 LVDS 接口
该解串器参考设计可同时接受多达 8 个通道,并且能提供自动的通道校正与时钟调整功能。每个 ADC 输出均可通过单独的 LVDS 双串行进行串行化与传输。另外,该解串器参考设计还可提供独立的帧时钟与串行数据时钟,进行轻松解串。Xilinx 参考设计能够提供必需的时序,以接受这些极其快速的输入信号,并将其转换成通用的并行输出总线。
串行 LVDS 接口格式为系统制造商提供了几种显而易见的优势。同时,ADC 与 FPGA 上较少的引脚数意味着所需的路由线路更少,电路板成本更低。LVDS 接口本身是一种差动电流模式接口,不仅能够提供抗外部噪声能力,而且还能在印刷电路板中实现极低的串扰噪声。这些优势最终可以实现更低的成本以及更高的系统可靠性。
关于 TI 的 ADS527x 数据转换器
ADS527x 系列 8通道 ADC 包括:精度为 12 位时,速率为 40、50、65 及 70 MSPS的版本;精度为 10 位时,40、50 及 65 MSPS 的版本。该系列的所有产品均为引脚兼容型,从而在采样速率及精度方面可提供便捷的升级路径。
ADS527x 系列能够以 10MHz 的输入频率提供 70.5dB(10 位系列产品为 60.5dB)的出色信噪比 (SNR)。该系列在速率为 65 MSPS 时功耗仅为每通道 123mW (速率为 70 MSPS 时的功耗为每通道 138mW),据称是所有同类竞争产品中功耗最低的一款。这些器件还可为多通道应用提供高系统密度。(更多详情,敬请访问 www.ti.com/sc04020。)
关于 Xilinx FPGA
Xilinx Virtex-II 系列平台 FPGA 提供了现有任何可编程逻辑解决方案的最高性能和最高密度。Virtex-II 与 Virtex-II Pro 平台 FPGA 可提供 4万至 800 万个系统栅极的密度,从而在尖端的高性能应用中被广泛采用,而过去这些应用主要使用的是专用集成电路 (ASIC)。
Spartan-3 是唯一一款能够为 LVDS 连接提供多达 344 个差动 I/O 对的低成本 FPGA。这些器件具有突破性的低价格,因而公司能够借助 Spartan-3 FPGA实施最低成本的 LVDS 解串器设计。
|
|