在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: fanatic

[台湾清华大学]A Dual Mode PLL with low jitter LC-VCO for 2.56--3.2 Gbps SERDES

[复制链接]
 楼主| 发表于 2009-2-14 14:16:03 | 显示全部楼层
eetopeetopeetop
发表于 2009-2-19 15:39:48 | 显示全部楼层
收下来看看,
谢谢
发表于 2009-2-19 16:52:47 | 显示全部楼层
没有作者导师目录
而且论文全是讲pll的似乎
 楼主| 发表于 2009-2-24 18:55:21 | 显示全部楼层
eetopeetop
 楼主| 发表于 2009-3-3 19:31:27 | 显示全部楼层
eetopeetopeetop
 楼主| 发表于 2009-3-9 18:33:03 | 显示全部楼层
eetopeetopeetopeetopeetop
发表于 2009-3-11 09:55:04 | 显示全部楼层
好帖 谢谢楼主
 楼主| 发表于 2009-3-12 17:03:45 | 显示全部楼层
eetopeetopeetop
发表于 2009-3-13 13:06:26 | 显示全部楼层

cdr-serdes

cdr,cdr
 楼主| 发表于 2009-3-13 19:02:27 | 显示全部楼层
eetopeetopeetopeetop
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 18:48 , Processed in 0.019888 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表