在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 30388|回复: 223

[台湾清华大学]A Dual Mode PLL with low jitter LC-VCO for 2.56--3.2 Gbps SERDES

[复制链接]
发表于 2008-10-29 13:03:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
台湾清华大学的博士论文

很难搞到,希望对大家有用,一共5章

A Dual Mode Phase Locked Loops with low jitter LC-VCO for 2.563.2 Gbps SERDES.rar

1.54 MB, 下载次数: 1640 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2008-10-30 02:18:27 | 显示全部楼层
have a look
 楼主| 发表于 2008-10-30 09:33:27 | 显示全部楼层
rereree
 楼主| 发表于 2008-11-7 18:16:29 | 显示全部楼层
5555555
 楼主| 发表于 2008-11-10 18:12:37 | 显示全部楼层
9999999
发表于 2008-11-10 20:45:33 | 显示全部楼层
ddddddddddddddd
发表于 2008-11-11 08:48:59 | 显示全部楼层
ddddddddddddddd
 楼主| 发表于 2008-11-17 18:23:56 | 显示全部楼层
555555555
 楼主| 发表于 2008-11-19 16:20:54 | 显示全部楼层
444444444444444
发表于 2008-11-19 23:09:14 | 显示全部楼层
Thanks!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 14:33 , Processed in 0.029276 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表