在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
楼主: weibow

为什么FPGA输出时钟波形好差

[复制链接]
发表于 2009-11-29 15:02:43 | 显示全部楼层
不行就滤波一下了!
回复 支持 反对

使用道具 举报

发表于 2009-12-1 13:58:05 | 显示全部楼层
你看一下是不是示波器指标的问题,观察5MHz的信号,示波器的信号带宽最好在10倍以上,这样才能使较好的方波,否则就是再好的方波也会是正弦波。如果是这个原因,当你把信号频率降为200k时自然就是方波了。示波器合适了,你还要使用较高频的电缆和探头,就是说整个观察通路必须是支持高频的。我觉得的你分频出错的可能不大。
回复 支持 反对

使用道具 举报

发表于 2009-12-2 19:47:40 | 显示全部楼层
Use global clock resource (buffer, etc).
回复 支持 反对

使用道具 举报

发表于 2009-12-2 20:43:15 | 显示全部楼层
我也遇见过这样的问题,不明白
回复 支持 反对

使用道具 举报

发表于 2009-12-8 15:11:41 | 显示全部楼层
时钟在输出时用ODDR2方式输出
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-16 23:32 , Processed in 0.389478 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表