在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2897|回复: 3

懂得Quartus II进来看下!!!

[复制链接]
发表于 2008-7-30 20:24:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问各位大侠
小弟在用Quartus II编译后,时序分析报告中写出时钟信号clk 是restricted to xxMHz,
而不是正常的clk能跑的最高频率,为什么会出现这个restricted to xxMHz啊???怎样让时钟clk显示他能跑的最高频率???
谢谢各位了!
发表于 2008-7-30 20:53:27 | 显示全部楼层
整个设计都是同步的吗?
 楼主| 发表于 2008-7-30 21:02:36 | 显示全部楼层
我是有一个大的系统,但我把他分成了好几个小模块,有大部分模块只有一个单独的时钟。我只编译这些单独模块时,也是会出现这个情况,而且好几个模块都是这样的。但也有个别几个模块能正常显示最高的工作频率啊,好怪啊!
谢谢了
发表于 2013-6-8 15:57:06 | 显示全部楼层
是不是你这些模块组合电路太多了,或者没有添加约束
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 21:56 , Processed in 0.053428 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表