在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: hzfeiyun

讨论,如何估算运放的OFFSET

[复制链接]
发表于 2008-8-9 20:06:00 | 显示全部楼层
就是Avth/Sqrt(W*L)
Avth=10 mv*um for 0.6um,并且和工艺feature size成正比

对于beta适配,比如有0..1%,那么Vos,in=0.5*200mV*0.001=1mV,
发表于 2008-8-10 21:35:38 | 显示全部楼层
可以参考Fab提供的Mismatch报告
发表于 2008-8-13 00:32:59 | 显示全部楼层
system & random offset
发表于 2009-12-8 22:15:21 | 显示全部楼层
发表于 2009-12-8 23:01:38 | 显示全部楼层
在有些fab的design rule中会有正态分布值
例如CMOS 会给出delta_vth ,和delta_beta/beta的正态分布的方差,
通过运算可以得到运放的input ref. os。

不过一般fab给的失调参数好少呀,连tsmc都是有一搭没一搭的。

想念我原来的公司了,有fab,每个工艺的design rule都有厚厚两大本。
发表于 2009-12-9 19:15:00 | 显示全部楼层
谢谢楼主的分享了!
发表于 2009-12-9 19:26:19 | 显示全部楼层
ddddddddddddddddddddddddddd
发表于 2009-12-19 19:45:19 | 显示全部楼层
vos主要有vth的mismatch产生,但是还是有其他的mismatch,如lamda等等,工艺不同差别很大的,但是就数量级而言应该是在同一个数量级的,如0.5um的工艺,大约在几十mv的样子
发表于 2009-12-19 21:27:43 | 显示全部楼层


vos主要有vth的mismatch产生,但是还是有其他的mismatch,如lamda等等,工艺不同差别很大的,但是就数量级而言应该是在同一个数量级的,如0.5um的工艺,大约在几十mv的样子
peter_fu 发表于 2009-12-19 19:45


应该是几十mv/1um^2吧?
有人具体测试过吗?
发表于 2009-12-20 00:52:13 | 显示全部楼层
基本上 layout mtach 的話
應該可以參考公式
但還是要看 fab 的功力了
不然量大, 就會飄出去 =..="
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-21 00:04 , Processed in 0.025713 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表