在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: nero007

如何提高CMOS LNA的IIP3?哪些因素限制了IIP3,P1DB指标?

[复制链接]
发表于 2021-11-9 12:44:22 | 显示全部楼层
mark,楼主采用了哪种方法?
发表于 2023-12-6 11:14:06 | 显示全部楼层


Rainleo 发表于 2008-7-17 07:45
众所周知,IIP3是由于MOS管IV的非线性引起的。我们知道MOS管的gm不是跟vgs简单的正比关系,而是存在非线性 ...


在设计中应该如何设计一个管子的gm3来抵消LNA的管子的gm3呢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 02:00 , Processed in 0.016237 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表